| Online-Ressource |
Verfasst von: | Ciobanu, Mircea [VerfasserIn]  |
| Herrmann, Norbert [VerfasserIn]  |
| Hildenbrand, K. D. [VerfasserIn]  |
| Kiš, M. [VerfasserIn]  |
| Schüttauf, A. [VerfasserIn]  |
| Flemming, H. [VerfasserIn]  |
| Deppe, H. [VerfasserIn]  |
| Löchner, S. [VerfasserIn]  |
| Frühauf, J. [VerfasserIn]  |
| Deppner, Ingo Martin [VerfasserIn]  |
| Loizeau, Pierre-Alain [VerfasserIn]  |
| Träger, M. [VerfasserIn]  |
Titel: | PADI, an ultrafast preamplifier |
Titelzusatz: | discriminator ASIC for time-of-flight measurements |
Verf.angabe: | M. Ciobanu, N. Herrmann, K.D. Hildenbrand, M. Kiš, A. Schüttauf, H. Flemming, H. Deppe, S. Löchner, J. Frühauf, I. Deppner, P.A. Loizeau, and M. Träger |
E-Jahr: | 2014 |
Jahr: | 10 April 2014 |
Umfang: | 9 S. |
Fussnoten: | Gesehen am 16.09.2020 |
Titel Quelle: | Enthalten in: Institute of Electrical and Electronics EngineersIEEE transactions on nuclear science |
Ort Quelle: | New York, NY : IEEE, 1963 |
Jahr Quelle: | 2014 |
Band/Heft Quelle: | 61(2014), 2, Seite 1015-1023 |
ISSN Quelle: | 1558-1578 |
Abstract: | The design of a general-purpose PreAmplifier-DIscriminator ASIC chip, PADI, is presented in this article. PADI is intended to be used as Front-End-Electronics (FEE) for reading out the timing Resistive-Plate Chambers (RPCs) in the time-of-flight (ToF) wall of the CBM detector for the future FAIR facility in Darmstadt-Germany, which will comprise about 100,000 channels in a 150 m2 area. The evolution of this 0.18 μm CMOS technology design will be presented, from the first prototype PADI-1 to the last one, PADI-8, as well as its features and test results. |
DOI: | doi:10.1109/TNS.2014.2305999 |
URL: | Bitte beachten Sie: Dies ist ein Bibliographieeintrag. Ein Volltextzugriff für Mitglieder der Universität besteht hier nur, falls für die entsprechende Zeitschrift/den entsprechenden Sammelband ein Abonnement besteht oder es sich um einen OpenAccess-Titel handelt.
Volltext ; Verlag: https://doi.org/10.1109/TNS.2014.2305999 |
| Volltext: https://ieeexplore.ieee.org/document/6786378/authors |
| DOI: https://doi.org/10.1109/TNS.2014.2305999 |
Datenträger: | Online-Ressource |
Sprache: | eng |
Sach-SW: | Analog-digital integrated circuit |
| application specific integrated circuits |
| Application specific integrated circuits |
| ASIC |
| CBM detector |
| CMOS |
| CMOS integrated circuits |
| CMOS technology design |
| Darmstadt |
| Detectors |
| discriminators |
| front-end-electronics |
| future FAIR facility |
| Germany |
| Impedance |
| Mirrors |
| nuclear electronics |
| PADI-8 |
| position sensitive particle detectors |
| preamplifiers |
| prototype PADI-1 |
| readout electronics |
| Resistors |
| Semiconductor device measurement |
| Signal resolution |
| time-of-flight measurements |
| time-of-flight wall |
| timing circuits |
| timing resistive-plate chambers |
| ultrafast PreAmplifier-DIscriminator ASIC chip PADI |
K10plus-PPN: | 1733118160 |
Verknüpfungen: | → Zeitschrift |
PADI, an ultrafast preamplifier / Ciobanu, Mircea [VerfasserIn]; 10 April 2014 (Online-Ressource)